english  | Home | Impressum | KIT
Becker

Prof. Dr.-Ing. Dr. h. c. Jürgen Becker

Institutsleiter (Sprecher)
Raum: 324
Tel.: +49 721 608-42502
Fax: +49 721 608-42925
beckerWaz4∂kit edu

Engesserstr. 5

76131 Karlsruhe



Prof. Dr.-Ing. Dr. h. c. Jürgen Becker

Lebenslauf

Studium der Informatik an der Universität Kaiserslautern (Vertiefung Technische Informatik), Abschluss 1992 mit dem Diplom. Von 1992 bis 1997 Wissenschaftlicher Mitarbeiter am Lehrstuhl für Rechnerstrukturen mit Forschungsinteressen in Rechnerarchitekturen (rekonfigurierbare Akzeleratoren), Hardware/Software Codesign und parallelisierenden Compilern, Administrator des europäischen Entwurfsprojekts EUROCHIP an der Universität Kaiserslautern. Abschluss in 1997 mit der Promotion (Dr.-Ing.). Von 1997 bis 2001 Wissenschaftlicher Assistent im Fachbereich Elektrotechnik und Informationstechnik (Lehrstuhl Mikroelektronische Systeme) an der TU Darmstadt. In der Lehre wurden High-Level Synthese und VLSI CAD Algorithmen vertreten, in der industrienahen Forschung Schwerpunkte in dynamisch rekonfigurierbaren Systems-on-Chip und IP-basierten Anwendungsabbildungsverfahren bearbeitet.

2001 Ruf an die Universität Karlsruhe (TH), Institutsleitung des Instituts für Technik der Informationsverarbeitung (ITIV) in der Fakultät für Elektrotechnik und Informationstechnik, Direktor der Gruppe Embedded Systems and Sensors Engineering (ESS) des Forschungszentrum Informatik (FZI) und von 2001 bis 2005 Stellvertretender Direktor (geschäftsführend) des International Department an der Universität Karlsruhe (TH). Landeslehrpreisträger Baden-Württemberg 2003.

Autor und Coautor von mehr als 400 Veröffentlichungen (und mehr als 30 Patenten) mit Schwerpunkt Architekturen und Entwurf von Eingebetteten Elektronischen Systemen mit vielfältigen u.a. industriellen Projekten, insbesondere im Bereich Automotive. Aktiv als Tagungsleiter und in zahlreichen Programmausschüssen internationaler Konferenzen und Workshops. Professor Becker war von Oktober 2005 als Prorektor der Universität Karlsruhe (TH), bzw. von Oktober 2009 bis März 2012 als Chief Higher Education Officer (CHEO) des KIT zuständig für den Bereich Studium und Lehre. Prof. Becker war von 2012 bis 2014 CLUSTER Generalsekretär (Consortium aus 12 Universitäten).
2013 hat Prof. Becker die Ehrendoktorwürde (Dr. h. c.) der Technischen und Wirtschaftswissenschaftlichen Universität (TWU) Budapest erhalten.

 

Forschung

Leitung des Forschungsbereichs „Eingebettete elektronische Systeme“ mit den Forschungsprojekten

  • System-on-Chip (SoC), Network-on-Chip (NoC)
  • Hardware Software Codesign
  • Multi-Core Prozessorarchitekturen
  • Dynamisch Rekonfigurierbare Systeme
    • Hardwarearchitekturen und Akzeleratoren
    • Dynamisch partielle Rekonfigurationstechniken
  • Hardware Synthesemethoden und Multi-Domain Modellierungs- & Simulationsverfahren
  • Cyber-Physical Systems (CPS)

     

    Lehre

     

    Aktivitäten

     

    Konferenzen


    • FPL (International Conference on Field-Programmable Logic and Applications)
    • RAW (Reconfigurable Architecture Workshop)
    • ARC (International Symposium on Applied Reconfigurable Computing)
    • ISVLSI (IEEE Computer Society Annual Symposium on VLSI)
    • IEEE SOCC (IEEE International System-on-Chip Conference)
    • PATMOS (International Workshop on Power And Timing Modeling, Optimization and Simulation)

     

    Projekte

     

    Projekt ARAMiS II

    Zukünftige sicherheitskritische Anwendungen in der Automobil- und Luftfahrt-Industrie, aber auch das Zukunftsthema Industrie 4.0 zeigen einen deutlich steigenden Bedarf an digitaler Rechenleistung.
    Diesem Bedarf entspricht, dass auch die Prozessoren von eingebetteten Systemen in nächster Zeit auf Multicore-Technologie basieren werden, die in anderen Anwendungsgebieten wie PCs, Tablets und Smartphones längst erfolgreich verwendet werden.
    (https://www.itiv.kit.edu/5158.php
     

    Projekt ARAMiS

    ARAMiS (Automotive, Railway and Avionics Multicore Systems) hat zum Ziel, durch den Einsatz von Multicore-Technologie in den Mobilitätsdomänen Automobil, Avionik und Bahn die technologische Basis zur weiteren Erhöhung von Sicherheit, Verkehrseffizienz und Komfort zu schaffen.
    (https://www.itiv.kit.edu/4835.php)

     

    Projekt ARGO

    Verbesserung der Leistung und Reduktion der Kosten, ohne dabei die funktionalen Sicherheit zu beeinflussen, sind die wichtigsten Anforderungen für eingebettete elektronische Systeme zum Beispiel in der Luft- und Raumfahrttechnologie, der Automatisierungstechnik und der Automobilindustrie.
    (https://www.itiv.kit.edu/4833.php)

     

    Projekt InvasIC

    Unter dem Begriff Invasives Rechnen wird ein völlig neues Paradigma für den Entwurf und die Programmierung zukünftiger paralleler Rechensysteme erforscht. Die Grundidee besteht darin, parallelen Programmen die Fähigkeit zu verleihen, in einer als Invasion bezeichneten Phase ressourcengewahr Berechnungen auf eine Menge aktuell verfügbarer Ressourcen zu verteilen, und nach paralleler Abarbeitung diese in einer als Rückzug bezeichneten Phase wieder frei zu geben.
    (https://www.itiv.kit.edu/4837.php)

     

     

    Innovation:

     

     

    emmtrix Technologies GmbH
    Die emmtrix Technologies GmbH ist ein Spin-Off des Instituts für Informationsverarbeitung (ITIV) am Karlsruher Institut für Technologie (KIT). Das Unternehmen entwickelt Softwarewerkzeuge, welche die Programmierung von Mehrkernprozessoren in eingebetteten Systemen (z.B. Fahrassistenzsysteme) signifikant vereinfacht und optimiert.
    (www.emmtrix.com)

     

     

     

    

    32 Veröffentlichungen im Jahr 2013


    10 Journals & Bücher
    • G. Shalina, T. Bruckschloegl, P. Figuli, C. Tradowsky, G. Almeida, J. Becker
      Bringing Accuracy to Open Virtual Platforms (OVP): A Safari from High-Level Tools to Low-Level Microarchitectures
      In IJCA Proceedings on International Conference on Innovations In Intelligent Instrumentation, Optimization and Electrical Sciences, Band ICIIIOES, S. 22-27, 2013

    • P. C. Schindler, R. Schmogrow, M. Dreschmann, J. Meyer, I. Tomkos, J. Prat, H. G. Krimmel, T. Pfeiffer, P. Kourtessis, A. Ludwig, D. Karnick, D. Hillerkuss, J. Becker, C. Koos, W. Freude, J. Leuthold
      Colorless FDMA-PON With Flexible Bandwidth Allocation and Colorless, Low-Speed ONUs (Invited)
      In J. Opt. Commun. Netw., Band 5, S. A204--A212, 2013

    • J. Heisswolf, A. Zaib, A. Weichslgartner, R. Koenig, T. Wild, J. Teich, A. Herkersdorf, J. Becker
      Virtual networks -- distributed communication resource management
      In ACM Trans. Reconfigurable Technol. Syst., Band 6, S. 8:1--8:14, 2013

    • T. Stripf, O. Oey, T. Bruckschloegl, J. Becker, G. Rauwerda, K. Sunesen, G. Goulas, P. Alefragis, N. S. Voros, S. Derrien, O. Sentieys, N. Kavvadias, G. Dimitroulakos, K. Masselos, D. Kritharidis, N. Mitas, T. Perschke
      Compiling Scilab to high performance embedded multicore systems
      In Microprocessors and Microsystems, 2013

    • H. Sidiropoulos, K. Siozos, P. Figuli, D. Soudris, M. Huebner, J. Becker
      JITPR: A Framework for Supporting Fast Application's Implementation onto FPGAs
      In ACM Transactions on Reconfigurable Technology and Systems (TRETS), Band 6, S. 7:1-7:12, 2013

    • D. Goehringer, L. Meder, O. Oey, J. Becker
      Reliable and adaptive network-on-chip architectures for cyber physical systems
      In ACM Trans. Embed. Comput. Syst., Band 12, S. 51:1--51:21, 2013

    • A. Brito, A. Negreiros, C. Roth, O. Sander, J. Becker
      Development and Evaluation of Distributed Simulation of Embedded Systems using Ptolemy and HLA
      In 17th IEEE/ACM International Symposium on Distributed Simulation and Real Time Applications, Delft, 2013

    • J. Heisswolf, R. Koenig, M. Kupper, J. Becker
      Providing multiple hard latency and throughput guarantees for packet switching networks on chip
      In Computers & Electrical Engineering, 2013

    • L. Ost, R. Garibotti, G. Sassatelli, G. Almeida, R. Busseuil, A. Butko, M. Robert, J. Becker
      Novel Techniques for Smart Adaptive Multiprocessor SoCs
      In IEEE Transactions on Computers, Band 99, S. 1, 2013

    • J. Meyer, J. Noguera, M. Huebner, R. Stewart, J. Becker
      Embedded Systems Start-up under Timing Constraints on Modern FPGAs
      In Embedded Systems Design with FPGA, S. pp 149-172, 2013

    22 Konferenz- & Workshop-Beiträge
    • M. Rueckauer, Munoz. D. M., T. Stripf, O. Oey, C. Llanos, J. Becker
      A Flexible Implementation of the PSO Algorithm for Fine- and Coarse-Grained Reconfigurable Embedded Systems
      In Reconfigurable Computing and FPGAs (ReConFig), 2013 International Conference on, 2013

    • J. Heisswolf, M. Singh, M. Kupper, R. Koenig, J. Becker
      Rerouting: Scalable NoC self-optimization by distributed hardware-based connection reallocation
      In Reconfigurable Computing and FPGAs (ReConFig), 2013 International Conference on, S. 1-8, 2013

    • P. Figuli, C. Tradowsky, N. Gaertner, J. Becker
      ViSA: A Highly Efficient Slot Architecture Enabling Multi-Objective ASIP Cores
      In International Symposium on System-on-Chip (SoC), S. 1-8, 2013

    • A Uhl, J. Becker
      Concurrent Error Detection in Multipliers by Using Reduced Wordlength Multiplication and Logarithms
      In Digital System Design (DSD), 2013 Euromicro Conference on, S. 129-135, 2013

    • H. Schmuck, R. Bonk, W. Poehlmann, C. Haslach, W. Kuebart, D. Karnick, J. Meyer, D. Fritzsche, E. Weis, J. Becker, W. Freude, T. Pfeiffer
      Demonstration of SOA-assisted Open Metro-Access Infrastructure for Heterogeneous Services
      In Optical Communication (ECOC 2013), 39th European Conference and Exhibition on, 2013

    • J. Heisswolf, S. Bischof, M. Rueckauer, J. Becker
      Efficient Memory Access in 2D Mesh NoC Architectures using High Bandwidth Routers
      In Proceedings of the 26th Symposium on Integrated Circuits and Systems Design (SBCCI), S. 1-6, 2013

    • A. Zaib, J. Heisswolf, A. Weichslgartner, T. Wild, J. Teich, J. Becker, A. Herkersdorf
      AUTO-GS: Self-optimization of NoC Traffic Through Hardware Managed Virtual Connections
      In Proceedings of the 16th Euromicro Conference on Digital System Design, 2013

    • J. Meyer, M. Dreschmann, D. Karnick, P. Schindler, W. Freude, J. Leuthold, J. Becker
      A novel system on chip for software-defined, high-speed OFDM signal processing
      In Integrated Circuits and Systems Design (SBCCI), 2013 26th Symposium on, 2013

    • C. Tradowsky, T. Harbaum, S. Deyerle, J. Becker
      LImbiC: An Adaptable Architecture Description Language Model for Developing an Application-Specific Image Processor
      In IEEE Computer Society Annual Symposium on VLSI (ISVLSI), S. 34-39, 2013

    • J. Heisswolf, A. Weichslgartner, A. Zaib, R. Koenig, T. Wild, A. Herkersdorf, J. Teich, J. Becker
      Hardware Supported Adaptive Data Collection for Networks on Chip
      In Parallel and Distributed Processing Symposium Workshops PhD Forum (IPDPSW), 2013 IEEE 27th International, S. 153-162, 2013

    • C. Tradowsky, P. Figuli, E. Seidenspinner, F. Held, J. Becker
      A New Approach to Model-Based Development for Audio Signal Processing
      In Audio Engineering Society Convention 134, 2013

    • A. Azarian, J. M. P. Cardoso, S. Werner, J. Becker
      An FPGA-based Multi-Core Approach for Pipelining Computing Stages
      In 28th Symposium On Applied Computing (ACM SAC 2013), 2013

    • C. Pham-Quoc, J. Heisswolf, S. Werner, Z. Al-Ars, J. Becker, K. L. M. Bertels
      Hybrid Interconnect Design for Heterogeneous Hardware Accelerators
      In Design, Automation Test in Europe Conference Exhibition (DATE), 2013, S. 843-846, 2013

    • G. Goulas, C. Valouxis, P. Alefragis, N. S. Voros, O. Oey, T. Stripf, T. Bruckschloegl, J. Becker, C. Gogos, A. El Moussawi, M. Naullet, T. Yuki
      Coarse-Grain Optimization and Code Generation for Embedded Multicore Systems
      In 2013 Euromicro Conference on Digital System Design ({DSD)}, S. 379--386, 2013

    • J. L. Soncco-Alvarez, G. Marchesan Almeida, J. Becker, M. Ayala-Rincon
      Parallelization and virtualization of genetic algorithms for sorting permutations by reversals
      In Nature and Biologically Inspired Computing (NaBIC), 2013 World Congress on, S. 29-35, 2013

    • M. Dreschmann, O. Sander, A. Klimm, C. Roth, J. Becker
      Addiguration: Exploring configuration behavior of Spartan-3 devices
      In Reconfigurable and Communication-Centric Systems-on-Chip (ReCoSoC), 2013 8th International Workshop on, S. 1-6, 2013

    • H. Sidiropoulos, P. Figuli, K. Siozos, D. Soudris, J. Becker
      A Platform-Independant Runtime Methodology for Mapping Multiple Applications onto FPGAs through Resource Virtualization
      In 23rd International Conference on Field Programmable Logic and Applications (FPL), 2013

    • J. R. Azambuja, M. Altieri, J. Becker, F. L. Kastensmidt
      HETA: Hybrid Error-Detection Technique Using Assertions
      In , 2013

    • C. Roth, H. Bucher, S. Reder, O. Sander, J. Becker
      Improving Parallel MPSoC Simulation Performance by Exploiting Dynamic Routing Delay Prediction
      In 8th International Workshop on Reconfigurable Communication-centric Systems-on-Chip, Darmstadt, 2013

    • C. Roth, H. Bucher, S. Reder, F. Buciuman, O. Sander, J. Becker
      A SystemC Modeling and Simulation Methodology for Fast and Accurate Parallel MPSoC Simulation
      In 26th Symposium on Integrated Circuits and Systems Design, Curitiba - Brazil, 2013

    • G. Almeida, O. Longhi, T. Bruckschloegl, M. Huebner, F. Hessel, J. Becker
      Simplify: a Framework for Enabling Fast Functional/Behavioral Validation of Multiprocessor Architectures in the Cloud
      In 1st Workshop on Virtual Prototyping of Parallel and Embedded Systems, 2013

    • P. Schindler, R. Schmogrow, M. Dreschmann, J. Meyer, D. Hillerkuss, I. Tomkos, J. Prat, H. G. Krimmel, T. Pfeiffer, P. Kourtessis, J. Becker, C. Koos, W. Freude, J. Leuthold
      Flexible WDM-PON with Nyquist-FDM and 31.25 Gbit/s per Wavelength Channel Using Colorless, Low-Speed ONUs
      In Optical Fiber Communication Conference/National Fiber Optic Engineers Conference 2013, S. OW1A.5, 2013

    Veröffentlichungen nach Jahren auflisten
    Aktuelle 2017 2016 2015 2014 2013 2012 2011 2010 2009 2008 2007 2006 2005 2004 2003 2002 2001 2000 1999 1998 1997 1996 1995